Conception électronique des circuits VLSI logiques
Code UE : ELE205
- Cours + travaux pratiques
- 6 crédits
Responsable(s)
Catherine ALGANI
Public et conditions d'accès
Avoir le niveau M1 ou celui du cycle probatoire en électronique ou informatique. Etre agréé par l'enseignant.
Objectifs pédagogiques
- Former des ingénieurs électroniciens ou informaticiens à la conception des circuits intégrés logiques complexes et à l'utilisation des outils de base de Conception Assistée par Ordinateur pour la micro-électronique.
- Assimilation des critères de choix d'un type de conception.
- Utilisation des outils de base de la conception "full custom" et du langage VHDL.
Compétences visées
- Conception de haut niveau et "full custom".
- Utilisation des outils de base de la conception "full custom" (Système Alliance).
Contenu
Cet enseignement est commun aux spécialités Physique Electronique et Informatique
Circuiterie VLSI :
- Procédé de réalisation des circuits CMOS
- Évolution de la technologie.
- Le transistor MOS-FET et l'inverseur
- Les portes "classiques"
- Les portes non-classiques et dynamiques
- Les latches et bascules
- Les structures matricielles (ROM et PLA)
- Les mémoires statiques
- Techniques de dessin des masques (approche "full custom")
- Techniques de validation des conceptions
- Compilateurs et assembleurs de silicium
Conception VLSI des processeurs et circuits assimilés :
- Rappels de VHDL
- Réalisation des circuits spécialisés sur le modèle des micro-processeurs
- Rappels sur les notions de machines séquentielles (asynchrones, polyphasées, monophasées)
- Notion de chemin de données et de séquenceur
- Conception de chemin de données et de séquenceurs
- Aspect topologique global
- Architecture temporelle
- Dispositifs et techniques de test
- Systèmes monolithiques (SOC)
ED et travaux personnels
- Dessin de masques et simulation de cellules
- Conception automatique de sous-ensembles
- Conception de circuits spécialisés décrits et simulés en VHDL
Circuiterie VLSI :
- Procédé de réalisation des circuits CMOS
- Évolution de la technologie.
- Le transistor MOS-FET et l'inverseur
- Les portes "classiques"
- Les portes non-classiques et dynamiques
- Les latches et bascules
- Les structures matricielles (ROM et PLA)
- Les mémoires statiques
- Techniques de dessin des masques (approche "full custom")
- Techniques de validation des conceptions
- Compilateurs et assembleurs de silicium
Conception VLSI des processeurs et circuits assimilés :
- Rappels de VHDL
- Réalisation des circuits spécialisés sur le modèle des micro-processeurs
- Rappels sur les notions de machines séquentielles (asynchrones, polyphasées, monophasées)
- Notion de chemin de données et de séquenceur
- Conception de chemin de données et de séquenceurs
- Aspect topologique global
- Architecture temporelle
- Dispositifs et techniques de test
- Systèmes monolithiques (SOC)
ED et travaux personnels
- Dessin de masques et simulation de cellules
- Conception automatique de sous-ensembles
- Conception de circuits spécialisés décrits et simulés en VHDL
Bibliographie
- F. Anceau, Y. Bonnassieux : Conception des circuits VLSI, du composant au circuit, Dunod, 2007
- H. Kaeslin : Digital Integrated Circuit Design, Cambridge University Press, 2008
- J.P. Uyemura : Introduction to VLSI Circuits and Systems, Wiley, 2002
- J.M. Rabaey, A. Chandrakasan, B. Nikolic : Digital Integrated Circuits, Prentice Hall, 2003
- N. H. Weste, K. Eshraghian : Principles of CMOS VLSI Design, Addison-Wesley, 1993
- M. Cand, E. Demoulin : Conception des circuits intégrés MOS, Eyrolles, 1986
- J. Weber, M. Meaudre : Le langage VHDL, Dunod, 2001
- R. Airiau, JM. Bergé, V. Olive, J. Rouillard : VHDL, Presses Polytechniques et Universitaires Romandes, 1998
Cette UE apparaît dans les diplômes et certificats suivants
Rechercher une formation
Chargement du résultat...

Intitulé de la formation |
Type |
Modalité(s) |
Lieu(x) |
|
---|---|---|---|---|
Intitulé de la formation
Diplôme d'ingénieur Systèmes électroniques
|
Type
Diplôme d'ingénieur
|
Lieu(x)
À la carte
|
||
Intitulé de la formation | Type | Modalité(s) | Lieu(x) |
Contact
EPN03 - Easy
292 rue Saint-Martin 11-B-2
75141 Paris Cedex 03
Tel :01 40 27 24 81
Adrian Bontour
292 rue Saint-Martin 11-B-2
75141 Paris Cedex 03
Tel :01 40 27 24 81
Adrian Bontour
Voir le site
Voir les dates et horaires, les lieux d'enseignement et les modes d'inscription sur les sites internet des centres régionaux qui proposent cette formation
Enseignement non programmé s'il s'agit d'un diplôme, d'un certificat ou d'une UE ou enseignement qui ne fait jamais l'objet d'une programmation s'il s'agit d'une UA ou d'une US (le code formation commence alors par UA ou US).
Code UE : ELE205
- Cours + travaux pratiques
- 6 crédits
Responsable(s)
Catherine ALGANI